SMTS CAD Engineering
Rambus
On-Site
Korea / Japan / Singapore (GMT+9)
Full-Time
Senior
We are looking for an exceptional SMTS CAD Engineer to join our Corporate Ops CAD team. In this full-time, hybrid role, you will be responsible for developing and supporting VLSI CAD flows and methodologies for our worldwide product design teams. This central CAD team supports EDA/EDA-Infra, automation, and flows for designs on advanced nodes (such as 22nm, 12nm, 7nm, 6nm, 5nm, 3nm). You'll be working with some of the brightest inventors and engineers to develop products that make data faster and safer.

Key Responsibilities

  • Analog Design Flow: Define and implement specific analog design flows and methodologies for schematic/layout, simulation, LVS, DRC, PEX, and EMIR.
  • PDK & Automation: Set up and customize PDKs (Process Design Kits), and define and implement automation for EDA tools and flows using scripting languages like Perl, Python, C-Shell, and TCL.
  • Infrastructure Maintenance: Maintain design infrastructure and foundry collaterals, including p-cell libraries, standard cell libraries, GPIO, rule decks, and tech files.
  • Support & Debugging: Work with analog and PD design teams to debug tool and flow issues and provide prompt resolution support.
  • Tool & Flow Enhancement: Evaluate new EDA tools and develop new flows to enhance productivity. Support the EDA infrastructure team with tools, licenses, and version control systems.

Qualifications

  • Required Skills:
    • A good understanding of Analog design flow and methodology is a must.
    • Hands-on experience with Cadence OA, GDS, CDL, Spice, and other design formats.
    • Good understanding of Physical Verification, including LVS, DRC, Simulation, PEX, and EMIR.
    • Proven hands-on experience in scripting and automation with PERL, TCL, C-Shell, Python, etc.
    • Familiarity with design data management tools like Methodics, Perforce, or SVN.
  • Preferred Skills (A big plus):
    • A strong understanding of Synthesis and PNR (Place and Route) flow from RTL-to-GDS and STA (Static Timing Analysis).
    • Experience with EDA tools such as Virtuoso, Spectre, Hspice, Calibre, StarRC, Totem, Voltus, NanoTime, and XA.

우리는 Corporate Ops CAD 팀에 합ㅂ류할 SMTS CAD 엔지니어를 찾고 있습니다. 이 정규직 하이브리드 역할에서, 당신은 전 세계 제품 설계 팀을 위해 VLSI CAD 흐름 및 방법론 개발 및 지원을 담당하게 됩니다. 이 중앙 CAD 팀은 22nm, 12nm, 7nm, 6nm, 5nm, 3nm 등 첨단 노드에서 작업하는 설계 팀을 위한 EDA/EDA-인프라, 흐름/방법론, 자동화를 지원합니다. 당신은 세계에서 가장 뛰어난 발명가 및 엔지니어들과 함께 데이터를 더 빠르고 안전하게 만드는 제품을 개발하게 될 것입니다.

주요 업무

  • 아날로그 설계 흐름: 회로도/레이아웃 설계 환경, 시뮬레이션, LVS, DRC, PEX, EMIR 등 특정 아날로그 설계 흐름 및 방법론을 정의하고 구현합니다.
  • PDK 및 자동화: PDK(공정 설계 키트)를 설정하고 맞춤화하며, Perl, Python, C-Shell, TCL과 같은 스크립팅 언어를 사용하여 EDA 도구 및 흐름에 대한 자동화를 정의하고 구현합니다.
  • 인프라 유지보수: p-cell 라이브러리, 표준 셀 라이브러리, GPIO, 규칙 데크, 기술 파일 등 파운드리로부터의 설계 인프라 및 부속 자료를 유지 관리합니다.
  • 지원 및 디버깅: 아날로그 및 PD 설계 팀과 협력하여 도구 및 흐름 문제를 디버깅하고, 문제 해결을 위한 지원을 제공합니다.
  • 도구 및 흐름 개선: 생산성 향상을 위한 새로운 EDA 도구를 평가하고 새로운 흐름을 개발합니다. 도구, 라이선스, 버전 관리 시스템에 대해 EDA 인프라 팀을 지원합니다.

자격 요건

  • 필수 기술:
    • 아날로그 설계 흐름 및 방법론에 대한 깊은 이해가 필수입니다.
    • Cadence OA, GDS, CDL, Spice 등 다양한 설계 형식에 대한 실무 경험.
    • LVS, DRC, 시뮬레이션, PEX, EMIR을 포함한 물리적 검증에 대한 깊은 이해.
    • PERL, TCL, C-Shell, Python 등 스크립팅 및 자동화에 대한 입증된 실무 경험.
    • Methodics, Perforce, SVN 등 설계 데이터 관리 도구에 대한 지식.
  • 우대 기술:
    • RTL-to-GDS 및 STA(정적 타이밍 분석)에 대한 합성(Synthesis) 및 PNR(배치 및 배선) 흐름에 대한 깊은 이해.
    • Virtuoso, Spectre, Hspice, Calibre, StarRC, Totem, Voltus, NanoTime, XA와 같은 EDA 도구 경험.

Apply Now

Please mention you found this job on Remowrk in your application. This helps us grow!

Apply Now

Get early access to remote job drops.

New opportunities delivered to your inbox, weekly.

By clicking Subscribe you're confirming that you agree with our Terms and Conditions.
🎉 You’re in! Thanks for joining Remowrk’s global career circle 🌍
Check your inbox to confirm your subscription—sometimes it might land in your spam folder. 📬
Oops! Something went wrong while submitting the form.